TP1 MODUL2

 




MODUL 2

TUGAS PENDAHULUAN 1 


1. Kondisi [kembali]

Percobaan 1 kondisi 13 :

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care

2. Gambar Rangkaian Simulasi [kembali]




3. Video Simulasi [kembali]





4. Prinsip Kerja Rangkaian [kembali]

Rangkaian ini terdiri dari D flip flop dan JK flip-flop

1. D flip-flop (bagian kiri)

    Terdapat beberapa pin:

  • D (pin 2) → input data

  • CLK (pin 3) → sinyal clock

  • Q (pin 5) → output utama

  • /Q (pin 6) → komplemen dari Q

    Prinsip kerja
  • D flip-flop menyimpan nilai logika yang ada di input D pada saat sinyal clock berubah dari LOW → HIGH (rising edge).

  • Jadi jika D = 1 pada saat clock naik, maka Q akan menjadi 1.

  • Jika D = 0 pada saat clock naik, maka Q akan menjadi 0.

  • Output /Q selalu kebalikan dari Q.

2. J-K flip-flop (bagian kanan)

    Terdiri dari beberapa pin:

  • J (pin 3) dan K (pin 2) → input kontrol

  • CLK (pin 1) → sinyal clock

  • Q (pin 5) → output utama

  • /Q (pin 6) → komplemen

    

    
    Rangkaian ini digunakan untuk eksperimen memahami karakteristik D dan JK flip-flop secara bersamaan.

5. Link Download [kembali]

Komentar

Postingan populer dari blog ini

2.13