LA2 MODUL 2
1. Jurnal [kembali]
2. Alat dan bahan [kembali]
Alat
a. Software Proteus ver 8.17
Digunakan untuk merancang, menggambar, dan mensimulasikan rangkaian elektronik.
Bahan
a. IC 7474

IC 7474 itu termasuk TTL logic IC yang berisi Dual D-type Positive Edge Triggered Flip-Flop dengan preset dan clear.
IC 74LS112 (atau LS112) adalah IC logika jenis dual JK flip-flop dengan fitur negative-edge triggered, preset & clear.
c. Saklar SPDT
Komponen mekanik untuk memilih dua posisi logika, yaitu terhubung ke VCC atau ke ground. Switch ini digunakan sebagai input logika biner ke rangkaian.
Digunakan sebagai catu daya utama rangkaian digital.
Alat indikator untuk mendeteksi kondisi logika high atau low pada keluaran rangkaian digital.
3. Rangkaian Simulasi [kembali]
4. Prinsip Kerja Rangkaian [kembali]
- Input J dan K terhubung langsung ke sumber daya, sehingga keduanya berlogika 1, memungkinkan flip-flop berfungsi dalam mode toggle.
- Input Set (S) terhubung ke saklar B1, dan Reset (R) ke saklar B0.
- Input Clock aktif dalam kondisi low.
- B0 = 0 (Reset aktif)
- B1 = 0 (Set aktif)
- B2 = Don't Care
T Flip-Flop adalah penyederhanaan dari JK Flip-Flop, di mana input J dan K digabung menjadi satu input T. Dalam rangkaian ini:
Karena Set dan Reset aktif low, output Q menjadi sama dengan Q' (Q = Q'). Dalam keadaan ini, status clock tidak mempengaruhi output, yang tetap stabil. Dengan konfigurasi ini, T Flip-Flop menggunakan IC 74LS112 dapat menyederhanakan pengoperasian JK Flip-Flop. Saat Set dan Reset aktif, output tetap stabil, menunjukkan pentingnya pengaturan input dan clock dalam desain rangkaian digital.









Komentar
Posting Komentar